SureCore 发布可降低 50% 以上功耗的超低功耗寄存器堆

作者: 爱集微
2022-02-08 {{format_view(31540)}}
相关舆情
AI解读
生成海报
SureCore 发布可降低 50% 以上功耗的超低功耗寄存器堆
来源: 智聚芯联

超低功耗嵌入式存储器专家 SureCore 通过持续开发可降低片上系统功耗的技术,赋能更长的电池寿命。其最新创新成果 MiniMiser™系列,可将寄存器堆的功耗降低 50% 以上。寄存器堆是小块的内存,通常直接与高性能逻辑接口,以提供对计算所需数据的快速访问。它们通常位于相关的计算块内,以减少布线延迟并确保可以同时满足功率和性能目标。 它们的活动程度直接与耦合逻辑相匹配——因此它们的功率需求可以显著影响芯片的整体功率预算。 为了解决这个问题,sureCore 开发了 MiniMiser,以降低下一代电池供电设备的寄存器文件功耗,因为延长设备的充电周期至关重要。

SureCore 的首席技术官 Tony Stansfield 解释说:“标准的现成寄存器堆IP 通常基于代工厂位单元,虽然这提供了最佳的面积利用率,但功率指标通常很差——位单元本身排除了降低工作电压,调整逻辑以实现一系列性能目标的可能。设计人员不得不利用多个电源岛——至少一个用于逻辑,一个用于存储器。这引入了一定程度的物理设计复杂性以及电平转换器的添加,并且需要对时序分析策略相当小心。而我们的寄存器文件架构很容易支持宽工作电压范围以及提供 AI 应用所需的高性能。”他接着说,“sureCore 在这一领域拥有丰富的专业知识,我们与一些世界领先的公司合作,这些公司正在开发利用不同工作电压给应用程序,在给定模式下提供所需性能的可能性。”

早在 4 年前,sureCore 首次交付了一款类似可提供宽工作电压范围的 SRAM,帮助开发人员获得这一优势。 那时候,基于代工厂位单元的存储器,采用sureCore公司的专利 SMART-Assist™ 技术,以确保位单元始终在代工厂推荐的电压窗口内运行。

MiniMiser 架构基于定制的存储元件,并利用了sureCore 的SRAM 节能技术,即使在标称工艺电压下也能提供显著改善的功率特性。 该架构适用于几个优化标准——多端口和高性能变体可以通过公司强大的专有编译器技术轻松生成。 由于 MiniMiser 不基于代工位单元,因此其良率特性(如逻辑)遵循工艺 d0,从而简化了 DFT 考虑。

SureCore 的首席执行官 Paul Wells 总结道:“MiniMiser 为开发人员提供了一种优化设计功率包络的新方法。 只需更换 MiniMiser 实例即可节省超过 50%。 通过查看应用程序的操作需求,他们还可以针对不同的操作电压引入多性能模式来进一步增强这一点,从而确保 SoC 适应应用程序需求,而不会出现上述常见的设计难题。 随着可穿戴设备内置越来越多的人工智能来丰富用户体验并提供产品差异化,将需要更多的内存来支持计算需求。 为了实现具有竞争力的功率预算,减少使用功率变得越来越重要。”

sureCore™ -- When low power is paramount当低功耗至上时™

SureCore 是超低功耗嵌入式存储器专家,是低功耗创新者,通过一系列超低功耗存储器设计服务和标准 IP 产品,使 IC 设计社区能够满足激进的功耗预算。 sureCore 的低功耗工程方法和设计流程通过全面的产品和设计服务组合满足最严格的内存要求,为客户创造明显的市场差异化。 该公司的低功耗产品线包括一系列接近阈值、经过硅验证、独立于工艺的 SRAM IP。

SureCore, Everon, MiniMiser, SMART-Assist 和 When low power is paramount 是sureCore公司专有商标。

Jupiter Semi

Jupiter Semi 总部位于苏州,为欧洲众多芯片IP和设计公司提供中国区市场代理和本地化技术售后支持,专注于模拟射频,无线通信,SRAM,加密算法,智能传感器,车载电子等领域,SureCore中国区独家代理服务商。

智聚芯联

热门评论

高通胜诉!无需支付Arm芯片设计许可费用